Логика удержания времени на высоком уровне Решение

ШАГ 0: Сводка предварительного расчета
Используемая формула
Удержание времени при высокой логике = Время диафрагмы для падающего входного сигнала-Время настройки при низкой логике
Thold1 = taf-Tsetup0
В этой формуле используются 3 Переменные
Используемые переменные
Удержание времени при высокой логике - (Измеряется в Второй) - Время удержания при высоком логическом уровне определяется как время удержания во время ввода, когда логический уровень переходит в 1 или в высокий выходной уровень.
Время диафрагмы для падающего входного сигнала - (Измеряется в Второй) - Время апертуры для спадающего входа определяется как время во время ввода, когда логика падает до 0 или низкого уровня на выходе.
Время настройки при низкой логике - (Измеряется в Второй) - Время установки при низком уровне логики определяется как время настройки, когда логика на входе падает до низкого уровня или 0.
ШАГ 1. Преобразование входов в базовый блок
Время диафрагмы для падающего входного сигнала: 11.65 Наносекунда --> 1.165E-08 Второй (Проверьте преобразование ​здесь)
Время настройки при низкой логике: 3.75 Наносекунда --> 3.75E-09 Второй (Проверьте преобразование ​здесь)
ШАГ 2: Оцените формулу
Подстановка входных значений в формулу
Thold1 = taf-Tsetup0 --> 1.165E-08-3.75E-09
Оценка ... ...
Thold1 = 7.9E-09
ШАГ 3: Преобразуйте результат в единицу вывода
7.9E-09 Второй -->7.9 Наносекунда (Проверьте преобразование ​здесь)
ОКОНЧАТЕЛЬНЫЙ ОТВЕТ
7.9 Наносекунда <-- Удержание времени при высокой логике
(Расчет завершен через 00.004 секунд)

Кредиты

Creator Image
Сделано Шобхит Димри
Технологический институт Бипина Трипати Кумаон (BTKIT), Дварахат
Шобхит Димри создал этот калькулятор и еще 900+!
Verifier Image
Проверено Урви Ратод
Государственный инженерный колледж Вишвакармы (VGEC), Ахмадабад
Урви Ратод проверил этот калькулятор и еще 1900+!

Временные характеристики КМОП Калькуляторы

Время апертуры для возрастающего входного сигнала
​ Идти Время апертуры для возрастающего входного сигнала = Время настройки при высокой логике+Время удержания при низкой логике
Время настройки в High Logic
​ Идти Время настройки при высокой логике = Время апертуры для возрастающего входного сигнала-Время удержания при низкой логике
Время диафрагмы для падающего входного сигнала
​ Идти Время диафрагмы для падающего входного сигнала = Время настройки при низкой логике+Удержание времени при высокой логике
Время настройки при низкой логике
​ Идти Время настройки при низкой логике = Время диафрагмы для падающего входного сигнала-Удержание времени при высокой логике

Логика удержания времени на высоком уровне формула

Удержание времени при высокой логике = Время диафрагмы для падающего входного сигнала-Время настройки при низкой логике
Thold1 = taf-Tsetup0

Что такое время установки tsetup0 и tsetup1?

В общем, задержки будут различаться для входов 0 и 1. Время установки tsetup0 и tsetup1 — это время, в течение которого D должно уменьшаться или увеличиваться, соответственно, перед тактовым сигналом, чтобы данные были должным образом захвачены с наименьшим возможным tDQ.

Let Others Know
Facebook
Twitter
Reddit
LinkedIn
Email
WhatsApp
Copied!