Что такое перенос инкрементного сумматора?
Два n-битных сумматора избыточны, поскольку оба содержат начальную логику PG и окончательную сумму XOR. Он уменьшает размер за счет исключения общей логики и упрощения мультиплексора до серой ячейки, как показано на рис. 11.25. Это иногда называют сумматором переноса приращения. Он использует короткую пульсирующую цепочку черных ячеек для вычисления сигналов PG для битов в группе. Биты, охватываемые каждой группой, аннотированы на диаграмме. Когда перенос из предыдущей группы становится доступным, последние серые ячейки в каждом столбце определяют перенос, что верно, если группа генерирует перенос или если группа распространяет перенос, а предыдущая группа генерирует перенос. Сумматор с приращением переноса имеет примерно в два раза больше ячеек в сети PG, чем сумматор с переносом пульсаций.