Atraso Carry-Skip Adder Solução

ETAPA 0: Resumo de pré-cálculo
Fórmula Usada
Atraso do somador Carry-Skip = Atraso de propagação+2*(Entrada N E Porta-1)*Atraso da porta AND-OR+(Entrada K E Porta-1)*Atraso do multiplexador+Atraso XOR
Tskip = tpg+2*(n-1)*Tao+(K-1)*tmux+Txor
Esta fórmula usa 7 Variáveis
Variáveis Usadas
Atraso do somador Carry-Skip - (Medido em Segundo) - Atraso de Carry-Skip Adder o caminho crítico dos CPAs considerados até agora envolve uma porta ou transistor para cada bit do somador, o que pode ser lento para somadores grandes.
Atraso de propagação - (Medido em Segundo) - O atraso de propagação normalmente se refere ao tempo de subida ou descida em portas lógicas. Este é o tempo que leva para uma porta lógica mudar seu estado de saída com base em uma mudança no estado de entrada.
Entrada N E Porta - A porta AND de N entradas é definida como o número de entradas na porta lógica AND para a saída desejável.
Atraso da porta AND-OR - (Medido em Segundo) - O atraso da porta AND-OR na célula cinza é definido como o atraso no tempo de computação na porta AND/OR quando a lógica passa por ela.
Entrada K E Porta - A porta AND de entrada K é definida como a k-ésima entrada na porta AND entre as portas lógicas.
Atraso do multiplexador - (Medido em Segundo) - Atraso do multiplexador é o atraso de propagação do multiplexador. Ele exibe um número mínimo de pmos e nmos, atraso mínimo e dissipação de energia mínima.
Atraso XOR - (Medido em Segundo) - Atraso XOR é o atraso de propagação da porta XOR.
ETAPA 1: Converter entrada (s) em unidade de base
Atraso de propagação: 8.01 Nanossegundo --> 8.01E-09 Segundo (Verifique a conversão ​aqui)
Entrada N E Porta: 2 --> Nenhuma conversão necessária
Atraso da porta AND-OR: 2.05 Nanossegundo --> 2.05E-09 Segundo (Verifique a conversão ​aqui)
Entrada K E Porta: 7 --> Nenhuma conversão necessária
Atraso do multiplexador: 3.45 Nanossegundo --> 3.45E-09 Segundo (Verifique a conversão ​aqui)
Atraso XOR: 1.49 Nanossegundo --> 1.49E-09 Segundo (Verifique a conversão ​aqui)
ETAPA 2: Avalie a Fórmula
Substituindo valores de entrada na fórmula
Tskip = tpg+2*(n-1)*Tao+(K-1)*tmux+Txor --> 8.01E-09+2*(2-1)*2.05E-09+(7-1)*3.45E-09+1.49E-09
Avaliando ... ...
Tskip = 3.43E-08
PASSO 3: Converta o Resultado em Unidade de Saída
3.43E-08 Segundo -->34.3 Nanossegundo (Verifique a conversão ​aqui)
RESPOSTA FINAL
34.3 Nanossegundo <-- Atraso do somador Carry-Skip
(Cálculo concluído em 00.004 segundos)

Créditos

Creator Image
Criado por Shobhit Dimri
Instituto de Tecnologia Bipin Tripathi Kumaon (BTKIT), Dwarahat
Shobhit Dimri criou esta calculadora e mais 900+ calculadoras!
Verifier Image
Verificado por Urvi Rathod
Vishwakarma Government Engineering College (VGEC), Ahmedabad
Urvi Rathod verificou esta calculadora e mais 1900+ calculadoras!

Subsistema de Datapath de matriz Calculadoras

Atraso 'XOR'
​ LaTeX ​ Vai Atraso XOR = Tempo de ondulação-(Atraso de propagação+(Portões no Caminho Crítico-1)*Atraso da porta AND-OR)
Capacitância de Terra
​ LaTeX ​ Vai Capacitância de Terra = ((Tensão Agressora*Capacitância Adjacente)/Tensão da Vítima)-Capacitância Adjacente
Carry-Ripple Adder Critical Path Delay
​ LaTeX ​ Vai Tempo de ondulação = Atraso de propagação+(Portões no Caminho Crítico-1)*Atraso da porta AND-OR+Atraso XOR
Adicionador Carry-Skip de N-Bit
​ LaTeX ​ Vai Adicionador de salto de transporte de N bits = Entrada N E Porta*Entrada K E Porta

Atraso Carry-Skip Adder Fórmula

​LaTeX ​Vai
Atraso do somador Carry-Skip = Atraso de propagação+2*(Entrada N E Porta-1)*Atraso da porta AND-OR+(Entrada K E Porta-1)*Atraso do multiplexador+Atraso XOR
Tskip = tpg+2*(n-1)*Tao+(K-1)*tmux+Txor

Qual é o significado do somador carry-skip?

Um somador carry-skip é uma implementação de somador que melhora o atraso de um somador de transporte de ondulação com pouco esforço em comparação com outros somadores. A melhoria do atraso do pior caso é obtida usando vários somadores carry-skip para formar um somador block-carry-skip. Ao contrário de outros somadores rápidos, o desempenho do somador carry-skip é aumentado apenas com algumas das combinações de bits de entrada. Isso significa que a melhoria da velocidade é apenas probabilística.

Let Others Know
Facebook
Twitter
Reddit
LinkedIn
Email
WhatsApp
Copied!