Tempo de abertura para entrada crescente Solução

ETAPA 0: Resumo de pré-cálculo
Fórmula Usada
Tempo de abertura para entrada crescente = Tempo de configuração em High Logic+Tempo de espera em baixa lógica
tar = Tsetup1+Thold0
Esta fórmula usa 3 Variáveis
Variáveis Usadas
Tempo de abertura para entrada crescente - (Medido em Segundo) - O tempo de abertura para entrada crescente é definido como o tempo durante a entrada quando a lógica sobe para 1 ou saída alta.
Tempo de configuração em High Logic - (Medido em Segundo) - O tempo de configuração na lógica alta é definido como o tempo de configuração quando a lógica está na saída alta.
Tempo de espera em baixa lógica - (Medido em Segundo) - A lógica Hold Time at Low é definida como o tempo de espera no qual a lógica ou a saída cai para baixo ou 0.
ETAPA 1: Converter entrada (s) em unidade de base
Tempo de configuração em High Logic: 5 Nanossegundo --> 5E-09 Segundo (Verifique a conversão ​aqui)
Tempo de espera em baixa lógica: 9 Nanossegundo --> 9E-09 Segundo (Verifique a conversão ​aqui)
ETAPA 2: Avalie a Fórmula
Substituindo valores de entrada na fórmula
tar = Tsetup1+Thold0 --> 5E-09+9E-09
Avaliando ... ...
tar = 1.4E-08
PASSO 3: Converta o Resultado em Unidade de Saída
1.4E-08 Segundo -->14 Nanossegundo (Verifique a conversão ​aqui)
RESPOSTA FINAL
14 Nanossegundo <-- Tempo de abertura para entrada crescente
(Cálculo concluído em 00.020 segundos)

Créditos

Creator Image
Criado por Shobhit Dimri
Instituto de Tecnologia Bipin Tripathi Kumaon (BTKIT), Dwarahat
Shobhit Dimri criou esta calculadora e mais 900+ calculadoras!
Verifier Image
Verificado por Urvi Rathod
Vishwakarma Government Engineering College (VGEC), Ahmedabad
Urvi Rathod verificou esta calculadora e mais 1900+ calculadoras!

Características de tempo CMOS Calculadoras

Tempo de abertura para entrada descendente
​ LaTeX ​ Vai Tempo de abertura para entrada descendente = Tempo de configuração em baixa lógica+Tempo de espera em High Logic
Tempo de configuração na lógica baixa
​ LaTeX ​ Vai Tempo de configuração em baixa lógica = Tempo de abertura para entrada descendente-Tempo de espera em High Logic
Tempo de abertura para entrada crescente
​ LaTeX ​ Vai Tempo de abertura para entrada crescente = Tempo de configuração em High Logic+Tempo de espera em baixa lógica
Tempo de Configuração em Alta Lógica
​ LaTeX ​ Vai Tempo de configuração em High Logic = Tempo de abertura para entrada crescente-Tempo de espera em baixa lógica

Tempo de abertura para entrada crescente Fórmula

​LaTeX ​Vai
Tempo de abertura para entrada crescente = Tempo de configuração em High Logic+Tempo de espera em baixa lógica
tar = Tsetup1+Thold0

Qual é a função das células tie-high e tie-low?

Tie-high e tie-low são usados para conectar os transistores do portão usando a energia ou o solo. Quando os portões são conectados usando a energia ou o solo, eles podem ser desligados e ligados devido ao ressalto de energia do solo.

Let Others Know
Facebook
Twitter
Reddit
LinkedIn
Email
WhatsApp
Copied!