Bramka NAND napięcia XOR Rozwiązanie

KROK 0: Podsumowanie wstępnych obliczeń
Formułę używana
Bramka napięcia Nanda XOR = (Pojemność 2*Podstawowe napięcie kolektora)/(Pojemność 1+Pojemność 2)
Vx = (Cy*Vbc)/(Cx+Cy)
Ta formuła używa 4 Zmienne
Używane zmienne
Bramka napięcia Nanda XOR - (Mierzone w Wolt) - Bramka Nand napięcia XOR to napięcie w kierunku x w bramce NAND.
Pojemność 2 - (Mierzone w Farad) - Pojemność 2 wyraża się jako stosunek ładunku elektrycznego na każdym przewodniku do różnicy potencjałów (tj. napięcia) między nimi.
Podstawowe napięcie kolektora - (Mierzone w Wolt) - Napięcie kolektora podstawowego jest kluczowym parametrem polaryzacji tranzystora. Odnosi się do różnicy napięcia pomiędzy zaciskami bazy i kolektora tranzystora, gdy jest on w stanie aktywnym.
Pojemność 1 - (Mierzone w Farad) - Pojemność 1 wyraża się jako stosunek ładunku elektrycznego na każdym przewodniku do różnicy potencjałów (tj. napięcia) między nimi.
KROK 1: Zamień wejście (a) na jednostkę bazową
Pojemność 2: 3.1 Milifarad --> 0.0031 Farad (Sprawdź konwersję ​tutaj)
Podstawowe napięcie kolektora: 2.02 Wolt --> 2.02 Wolt Nie jest wymagana konwersja
Pojemność 1: 4 Milifarad --> 0.004 Farad (Sprawdź konwersję ​tutaj)
KROK 2: Oceń formułę
Zastępowanie wartości wejściowych we wzorze
Vx = (Cy*Vbc)/(Cx+Cy) --> (0.0031*2.02)/(0.004+0.0031)
Ocenianie ... ...
Vx = 0.881971830985915
KROK 3: Konwertuj wynik na jednostkę wyjścia
0.881971830985915 Wolt --> Nie jest wymagana konwersja
OSTATNIA ODPOWIEDŹ
0.881971830985915 0.881972 Wolt <-- Bramka napięcia Nanda XOR
(Obliczenie zakończone za 00.020 sekund)

Kredyty

Creator Image
Stworzone przez Shobhit Dimri
Bipin Tripathi Kumaon Institute of Technology (BTKIT), Dwarahat
Shobhit Dimri utworzył ten kalkulator i 900+ więcej kalkulatorów!
Verifier Image
Zweryfikowane przez Anshika Arya
Narodowy Instytut Technologii (GNIDA), Hamirpur
Anshika Arya zweryfikował ten kalkulator i 2500+ więcej kalkulatorów!

Charakterystyka czasu CMOS Kalkulatory

Czas przysłony dla opadającego sygnału wejściowego
​ LaTeX ​ Iść Czas przysłony dla opadającego sygnału wejściowego = Czas konfiguracji przy niskiej logice+Czas utrzymywania przy wysokiej logice
Czas konfiguracji przy niskiej logice
​ LaTeX ​ Iść Czas konfiguracji przy niskiej logice = Czas przysłony dla opadającego sygnału wejściowego-Czas utrzymywania przy wysokiej logice
Czas przysłony dla rosnącego sygnału wejściowego
​ LaTeX ​ Iść Czas przysłony dla rosnącego sygnału wejściowego = Czas konfiguracji przy wysokiej logice+Czas utrzymywania przy niskiej logice
Czas konfiguracji w stanie High Logic
​ LaTeX ​ Iść Czas konfiguracji przy wysokiej logice = Czas przysłony dla rosnącego sygnału wejściowego-Czas utrzymywania przy niskiej logice

Bramka NAND napięcia XOR Formułę

​LaTeX ​Iść
Bramka napięcia Nanda XOR = (Pojemność 2*Podstawowe napięcie kolektora)/(Pojemność 1+Pojemność 2)
Vx = (Cy*Vbc)/(Cx+Cy)

Wyjaśnij konsekwencje dzielenia się opłatami.

Bramy dynamiczne mają problemy z dzieleniem się opłatami. Podział ładunku jest najpoważniejszy, gdy wyjście jest lekko obciążone, a pojemność wewnętrzna jest duża. Na przykład 4-wejściowe dynamiczne bramki NAND i złożone bramki AOI mogą dzielić ładunek między wiele węzłów. Jeśli szum współdzielenia ładunku jest niewielki, keeper ostatecznie przywróci dynamiczną moc wyjściową do VDD. Jeśli jednak szum współdzielenia ładunku jest duży, wyjście może się odwrócić i wyłączyć blokadę, prowadząc do nieprawidłowych wyników.

Let Others Know
Facebook
Twitter
Reddit
LinkedIn
Email
WhatsApp
Copied!