Zegar sprzężenia zwrotnego PLL Rozwiązanie

KROK 0: Podsumowanie wstępnych obliczeń
Formułę używana
Zegar sprzężenia zwrotnego PLL = Wejściowa faza zegara odniesienia-Detektor błędów PLL
ΔΦc = ΔΦin-ΔΦer
Ta formuła używa 3 Zmienne
Używane zmienne
Zegar sprzężenia zwrotnego PLL - Zegar sprzężenia zwrotnego pll to zegar generujący sygnał wyjściowy, którego faza jest powiązana z fazą sygnału wejściowego.
Wejściowa faza zegara odniesienia - Fazę wejściowego zegara odniesienia definiuje się jako przejście logiczne, które po zastosowaniu do styku zegara elementu synchronicznego przechwytuje dane.
Detektor błędów PLL - Detektor błędu PLL jest obliczany, gdy detektor błędu fazy kwantyzuje różnicę faz pomiędzy impulsami w górę i w dół.
KROK 1: Zamień wejście (a) na jednostkę bazową
Wejściowa faza zegara odniesienia: 5.99 --> Nie jest wymagana konwersja
Detektor błędów PLL: 4.78 --> Nie jest wymagana konwersja
KROK 2: Oceń formułę
Zastępowanie wartości wejściowych we wzorze
ΔΦc = ΔΦin-ΔΦer --> 5.99-4.78
Ocenianie ... ...
ΔΦc = 1.21
KROK 3: Konwertuj wynik na jednostkę wyjścia
1.21 --> Nie jest wymagana konwersja
OSTATNIA ODPOWIEDŹ
1.21 <-- Zegar sprzężenia zwrotnego PLL
(Obliczenie zakończone za 00.004 sekund)

Kredyty

Creator Image
Stworzone przez Shobhit Dimri
Bipin Tripathi Kumaon Institute of Technology (BTKIT), Dwarahat
Shobhit Dimri utworzył ten kalkulator i 900+ więcej kalkulatorów!
Verifier Image
Zweryfikowane przez Urvi Rathod
Vishwakarma Government Engineering College (VGEC), Ahmedabad
Urvi Rathod zweryfikował ten kalkulator i 1900+ więcej kalkulatorów!

Podsystem specjalnego przeznaczenia CMOS Kalkulatory

Pojemność obciążenia zewnętrznego
​ LaTeX ​ Iść Pojemność obciążenia zewnętrznego = Fanout*Pojemność wejściowa
Wysiłek sceniczny
​ LaTeX ​ Iść Wysiłek sceniczny = Fanout*Logiczny wysiłek
Fanout z Bramy
​ LaTeX ​ Iść Fanout = Wysiłek sceniczny/Logiczny wysiłek
Opóźnienie bramki
​ LaTeX ​ Iść Opóźnienie bramy = 2^(N-bitowa pamięć SRAM)

Zegar sprzężenia zwrotnego PLL Formułę

​LaTeX ​Iść
Zegar sprzężenia zwrotnego PLL = Wejściowa faza zegara odniesienia-Detektor błędów PLL
ΔΦc = ΔΦin-ΔΦer

Co to jest PLL?

Pętla synchronizacji fazy lub pętla synchronizacji fazy (PLL) to system sterowania, który generuje sygnał wyjściowy, którego faza jest powiązana z fazą sygnału wejściowego. Istnieje kilka różnych typów; najprostszy to obwód elektroniczny składający się z oscylatora o zmiennej częstotliwości i detektora fazy w pętli sprzężenia zwrotnego.

Let Others Know
Facebook
Twitter
Reddit
LinkedIn
Email
WhatsApp
Copied!