'XOR'-vertraging Oplossing

STAP 0: Samenvatting voorberekening
Formule gebruikt
XOR-vertraging = Rimpel tijd-(Voortplantingsvertraging+(Poorten op kritiek pad-1)*EN-OF Poortvertraging)
Txor = Tripple-(tpg+(Ngates-1)*Tao)
Deze formule gebruikt 5 Variabelen
Variabelen gebruikt
XOR-vertraging - (Gemeten in Seconde) - XOR-vertraging is de voortplantingsvertraging van de XOR-poort.
Rimpel tijd - (Gemeten in Seconde) - Rimpeltijd van een carry-rimpel-optelcircuit wordt gedefinieerd als de berekende tijd van de kritische padvertraging.
Voortplantingsvertraging - (Gemeten in Seconde) - Voortplantingsvertraging verwijst doorgaans naar de stijgtijd of daaltijd in logische poorten. Dit is de tijd die een logische poort nodig heeft om zijn uitgangsstatus te veranderen op basis van een verandering in de ingangsstatus.
Poorten op kritiek pad - Poorten op het kritieke pad worden gedefinieerd als het totale aantal logische poorten dat vereist is gedurende één cyclustijd in CMOS.
EN-OF Poortvertraging - (Gemeten in Seconde) - EN-OF-poortvertraging in de grijze cel wordt gedefinieerd als de vertraging in de rekentijd in de EN/OF-poort wanneer er logica doorheen wordt geleid.
STAP 1: converteer ingang (en) naar basiseenheid
Rimpel tijd: 30 nanoseconde --> 3E-08 Seconde (Bekijk de conversie ​hier)
Voortplantingsvertraging: 8.01 nanoseconde --> 8.01E-09 Seconde (Bekijk de conversie ​hier)
Poorten op kritiek pad: 11 --> Geen conversie vereist
EN-OF Poortvertraging: 2.05 nanoseconde --> 2.05E-09 Seconde (Bekijk de conversie ​hier)
STAP 2: Evalueer de formule
Invoerwaarden in formule vervangen
Txor = Tripple-(tpg+(Ngates-1)*Tao) --> 3E-08-(8.01E-09+(11-1)*2.05E-09)
Evalueren ... ...
Txor = 1.49E-09
STAP 3: converteer het resultaat naar de eenheid van de uitvoer
1.49E-09 Seconde -->1.49 nanoseconde (Bekijk de conversie ​hier)
DEFINITIEVE ANTWOORD
1.49 nanoseconde <-- XOR-vertraging
(Berekening voltooid in 00.004 seconden)

Credits

Creator Image
Gemaakt door Shobhit Dimri
Bipin Tripathi Kumaon Institute of Technology (BTKIT), Dwarahat
Shobhit Dimri heeft deze rekenmachine gemaakt en nog 900+ meer rekenmachines!
Verifier Image
Geverifieërd door Urvi Rathod
Vishwakarma Government Engineering College (VGEC), Ahmedabad
Urvi Rathod heeft deze rekenmachine geverifieerd en nog 1900+ rekenmachines!

Array Datapath-subsysteem Rekenmachines

Grondcapaciteit
​ LaTeX ​ Gaan Grondcapaciteit = ((Agressieve spanning*Aangrenzende capaciteit)/Slachtofferspanning)-Aangrenzende capaciteit
'XOR'-vertraging
​ LaTeX ​ Gaan XOR-vertraging = Rimpel tijd-(Voortplantingsvertraging+(Poorten op kritiek pad-1)*EN-OF Poortvertraging)
Carry-Ripple Adder Kritieke padvertraging
​ LaTeX ​ Gaan Rimpel tijd = Voortplantingsvertraging+(Poorten op kritiek pad-1)*EN-OF Poortvertraging+XOR-vertraging
N-Bit Carry-Skip-opteller
​ LaTeX ​ Gaan N-bit Carry Skip-opteller = N-ingang EN-poort*K-ingang EN-poort

'XOR'-vertraging Formule

​LaTeX ​Gaan
XOR-vertraging = Rimpel tijd-(Voortplantingsvertraging+(Poorten op kritiek pad-1)*EN-OF Poortvertraging)
Txor = Tripple-(tpg+(Ngates-1)*Tao)

Wat is latch up?

Latch-up heeft betrekking op een faalmechanisme waarbij een parasitaire thyristor (zoals een parasitaire siliciumgestuurde gelijkrichter of SCR) per ongeluk wordt gecreëerd in een circuit, waardoor er continu een grote hoeveelheid stroom doorheen stroomt zodra het per ongeluk wordt geactiveerd of ingeschakeld . Afhankelijk van de betrokken circuits, kan de hoeveelheid stroom die door dit mechanisme wordt geproduceerd groot genoeg zijn om te resulteren in permanente vernietiging van het apparaat als gevolg van elektrische overbelasting (EOS).

Let Others Know
Facebook
Twitter
Reddit
LinkedIn
Email
WhatsApp
Copied!