Voortplantingsvertraging in circuit Oplossing

STAP 0: Samenvatting voorberekening
Formule gebruikt
Vertraging circuitvoortplanting = (Voortplantingsvertraging Hoog naar Laag+Voortplantingsvertraging Laag naar Hoog)/2
tckt = (tpHL+tpLH)/2
Deze formule gebruikt 3 Variabelen
Variabelen gebruikt
Vertraging circuitvoortplanting - (Gemeten in Seconde) - Circuitvoortplantingsvertraging verwijst naar de stijgtijd of daaltijd in logische poorten. Dit is de tijd die een logische poort nodig heeft om zijn uitgangsstatus te veranderen op basis van een verandering in de ingangsstatus.
Voortplantingsvertraging Hoog naar Laag - (Gemeten in Seconde) - Voortplantingsvertraging van hoog naar laag is de tijd die het uitgangssignaal nodig heeft om van zijn hoge niveau naar zijn lage niveau te veranderen als gevolg van een verandering van het ingangssignaal.
Voortplantingsvertraging Laag naar Hoog - (Gemeten in Seconde) - Voortplantingsvertraging van laag naar hoog is de tijd die het uitgangssignaal nodig heeft om van zijn lage niveau naar zijn hoge niveau te veranderen als gevolg van een verandering van het ingangssignaal.
STAP 1: converteer ingang (en) naar basiseenheid
Voortplantingsvertraging Hoog naar Laag: 7 nanoseconde --> 7E-09 Seconde (Bekijk de conversie ​hier)
Voortplantingsvertraging Laag naar Hoog: 9.32 nanoseconde --> 9.32E-09 Seconde (Bekijk de conversie ​hier)
STAP 2: Evalueer de formule
Invoerwaarden in formule vervangen
tckt = (tpHL+tpLH)/2 --> (7E-09+9.32E-09)/2
Evalueren ... ...
tckt = 8.16E-09
STAP 3: converteer het resultaat naar de eenheid van de uitvoer
8.16E-09 Seconde -->8.16 nanoseconde (Bekijk de conversie ​hier)
DEFINITIEVE ANTWOORD
8.16 nanoseconde <-- Vertraging circuitvoortplanting
(Berekening voltooid in 00.004 seconden)

Credits

Creator Image
Gemaakt door Shashank
Nitte Meenakshi Instituut voor Technologie (NMIT), Bangalore
Shashank heeft deze rekenmachine gemaakt en nog 9 meer rekenmachines!
Verifier Image
Geverifieërd door Parminder Singh
Universiteit van Chandigarh (CU), Punjab
Parminder Singh heeft deze rekenmachine geverifieerd en nog 500+ rekenmachines!

Kenmerken van CMOS-vertraging Rekenmachines

Genormaliseerde vertraging
​ LaTeX ​ Gaan Genormaliseerde vertraging = Totale voortplantingsvertraging/Voortplantingsvertraging Capaciteit
Randpercentage
​ LaTeX ​ Gaan Randsnelheid = (Stijg tijd+Herfst tijd)/2
Stijgingstijd
​ LaTeX ​ Gaan Stijg tijd = 2*Randsnelheid-Herfst tijd
Herfst tijd
​ LaTeX ​ Gaan Herfst tijd = 2*Randsnelheid-Stijg tijd

Voortplantingsvertraging in circuit Formule

​LaTeX ​Gaan
Vertraging circuitvoortplanting = (Voortplantingsvertraging Hoog naar Laag+Voortplantingsvertraging Laag naar Hoog)/2
tckt = (tpHL+tpLH)/2
Let Others Know
Facebook
Twitter
Reddit
LinkedIn
Email
WhatsApp
Copied!