Multiplexer vertraging Oplossing

STAP 0: Samenvatting voorberekening
Formule gebruikt
Multiplexer vertraging = (Carry-Skip Adder-vertraging-(Voortplantingsvertraging+(2*(N-ingang EN-poort-1)*EN-OF Poortvertraging)-XOR-vertraging))/(K-ingang EN-poort-1)
tmux = (Tskip-(tpg+(2*(n-1)*Tao)-Txor))/(K-1)
Deze formule gebruikt 7 Variabelen
Variabelen gebruikt
Multiplexer vertraging - (Gemeten in Seconde) - Multiplexervertraging is de voortplantingsvertraging van de multiplexer. Het vertoont een minimaal aantal pmos en NMO's, minimale vertraging en minimale vermogensdissipatie.
Carry-Skip Adder-vertraging - (Gemeten in Seconde) - Carry-Skip Adder Delay Het tot nu toe beschouwde kritieke pad van CPA's omvat een poort of transistor voor elke bit van de opteller, wat traag kan zijn voor grote optellers.
Voortplantingsvertraging - (Gemeten in Seconde) - Voortplantingsvertraging verwijst doorgaans naar de stijgtijd of daaltijd in logische poorten. Dit is de tijd die een logische poort nodig heeft om zijn uitgangsstatus te veranderen op basis van een verandering in de ingangsstatus.
N-ingang EN-poort - N-invoer EN-poort wordt gedefinieerd als het aantal ingangen in de logische EN-poort voor de gewenste uitvoer.
EN-OF Poortvertraging - (Gemeten in Seconde) - EN-OF-poortvertraging in de grijze cel wordt gedefinieerd als de vertraging in de rekentijd in de EN/OF-poort wanneer er logica doorheen wordt geleid.
XOR-vertraging - (Gemeten in Seconde) - XOR-vertraging is de voortplantingsvertraging van de XOR-poort.
K-ingang EN-poort - K-invoer EN-poort wordt gedefinieerd als de k-de invoer in de EN-poort onder de logische poorten.
STAP 1: converteer ingang (en) naar basiseenheid
Carry-Skip Adder-vertraging: 34.3 nanoseconde --> 3.43E-08 Seconde (Bekijk de conversie ​hier)
Voortplantingsvertraging: 8.01 nanoseconde --> 8.01E-09 Seconde (Bekijk de conversie ​hier)
N-ingang EN-poort: 2 --> Geen conversie vereist
EN-OF Poortvertraging: 2.05 nanoseconde --> 2.05E-09 Seconde (Bekijk de conversie ​hier)
XOR-vertraging: 1.49 nanoseconde --> 1.49E-09 Seconde (Bekijk de conversie ​hier)
K-ingang EN-poort: 7 --> Geen conversie vereist
STAP 2: Evalueer de formule
Invoerwaarden in formule vervangen
tmux = (Tskip-(tpg+(2*(n-1)*Tao)-Txor))/(K-1) --> (3.43E-08-(8.01E-09+(2*(2-1)*2.05E-09)-1.49E-09))/(7-1)
Evalueren ... ...
tmux = 3.94666666666667E-09
STAP 3: converteer het resultaat naar de eenheid van de uitvoer
3.94666666666667E-09 Seconde -->3.94666666666667 nanoseconde (Bekijk de conversie ​hier)
DEFINITIEVE ANTWOORD
3.94666666666667 3.946667 nanoseconde <-- Multiplexer vertraging
(Berekening voltooid in 00.004 seconden)

Credits

Creator Image
Gemaakt door Shobhit Dimri
Bipin Tripathi Kumaon Institute of Technology (BTKIT), Dwarahat
Shobhit Dimri heeft deze rekenmachine gemaakt en nog 900+ meer rekenmachines!
Verifier Image
Geverifieërd door Urvi Rathod
Vishwakarma Government Engineering College (VGEC), Ahmedabad
Urvi Rathod heeft deze rekenmachine geverifieerd en nog 1900+ rekenmachines!

Array Datapath-subsysteem Rekenmachines

Grondcapaciteit
​ LaTeX ​ Gaan Grondcapaciteit = ((Agressieve spanning*Aangrenzende capaciteit)/Slachtofferspanning)-Aangrenzende capaciteit
'XOR'-vertraging
​ LaTeX ​ Gaan XOR-vertraging = Rimpel tijd-(Voortplantingsvertraging+(Poorten op kritiek pad-1)*EN-OF Poortvertraging)
Carry-Ripple Adder Kritieke padvertraging
​ LaTeX ​ Gaan Rimpel tijd = Voortplantingsvertraging+(Poorten op kritiek pad-1)*EN-OF Poortvertraging+XOR-vertraging
N-Bit Carry-Skip-opteller
​ LaTeX ​ Gaan N-bit Carry Skip-opteller = N-ingang EN-poort*K-ingang EN-poort

Multiplexer vertraging Formule

​LaTeX ​Gaan
Multiplexer vertraging = (Carry-Skip Adder-vertraging-(Voortplantingsvertraging+(2*(N-ingang EN-poort-1)*EN-OF Poortvertraging)-XOR-vertraging))/(K-ingang EN-poort-1)
tmux = (Tskip-(tpg+(2*(n-1)*Tao)-Txor))/(K-1)

Wat is kostendeling? Leg het probleem van het delen van kosten uit tijdens het samplen van gegevens van een bus?

In de serieel verbonden NMOS-logica deelt de ingangscapaciteit van elke poort de lading met de belastingscapaciteit waarmee de logische niveaus drastisch niet overeenkomen met die van de gewenste eenmaal. Om dit te elimineren, moet de belastingscapaciteit zeer hoog zijn in vergelijking met de ingangscapaciteit van de poorten (ongeveer 10 keer).

Let Others Know
Facebook
Twitter
Reddit
LinkedIn
Email
WhatsApp
Copied!