Verandering in fase van de klok Oplossing

STAP 0: Samenvatting voorberekening
Formule gebruikt
Verandering in fase van de klok = PLL-uitgangsklokfase/Absolute frequentie
ΔΦf = Φout/fabs
Deze formule gebruikt 3 Variabelen
Variabelen gebruikt
Verandering in fase van de klok - Verandering in klokfase wordt gedefinieerd als de verandering in de klokfase als gevolg van de PLL-uitgangsklokfase en het aantal bits.
PLL-uitgangsklokfase - PLL-uitgangsklokfase is een kloksignaal dat oscilleert tussen een hoge en een lage toestand en wordt gebruikt als een metronoom om de acties van digitale circuits te coördineren.
Absolute frequentie - (Gemeten in Hertz) - Absolute frequentie is het aantal keren dat een bepaald datapunt in een dataset voorkomt. Het vertegenwoordigt het werkelijke aantal keren dat een specifieke waarde in de gegevens voorkomt.
STAP 1: converteer ingang (en) naar basiseenheid
PLL-uitgangsklokfase: 29.89 --> Geen conversie vereist
Absolute frequentie: 10 Hertz --> 10 Hertz Geen conversie vereist
STAP 2: Evalueer de formule
Invoerwaarden in formule vervangen
ΔΦf = Φout/fabs --> 29.89/10
Evalueren ... ...
ΔΦf = 2.989
STAP 3: converteer het resultaat naar de eenheid van de uitvoer
2.989 --> Geen conversie vereist
DEFINITIEVE ANTWOORD
2.989 <-- Verandering in fase van de klok
(Berekening voltooid in 00.004 seconden)

Credits

Creator Image
Gemaakt door Shobhit Dimri
Bipin Tripathi Kumaon Institute of Technology (BTKIT), Dwarahat
Shobhit Dimri heeft deze rekenmachine gemaakt en nog 900+ meer rekenmachines!
Verifier Image
Geverifieërd door Urvi Rathod
Vishwakarma Government Engineering College (VGEC), Ahmedabad
Urvi Rathod heeft deze rekenmachine geverifieerd en nog 1900+ rekenmachines!

20 CMOS-subsysteem voor speciale doeleinden Rekenmachines

Serieweerstand van matrijs tot pakket
​ Gaan Serieweerstand van matrijs tot verpakking = Thermische weerstand tussen junctie en omgevingstemperatuur-Serieweerstand van pakket tot lucht
Serieweerstand van pakket naar lucht
​ Gaan Serieweerstand van pakket tot lucht = Thermische weerstand tussen junctie en omgevingstemperatuur-Serieweerstand van matrijs tot verpakking
Omvormervermogen
​ Gaan Omvormer vermogen = (Vertraging van ketens-(Elektrische inspanning 1+Elektrische inspanning 2))/2
Invertor elektrische inspanning 1
​ Gaan Elektrische inspanning 1 = Vertraging van ketens-(Elektrische inspanning 2+2*Omvormer vermogen)
Invertor elektrische inspanning 2
​ Gaan Elektrische inspanning 2 = Vertraging van ketens-(Elektrische inspanning 1+2*Omvormer vermogen)
Vertraging voor twee omvormers in serie
​ Gaan Vertraging van ketens = Elektrische inspanning 1+Elektrische inspanning 2+2*Omvormer vermogen
Thermische weerstand tussen knooppunt en omgeving
​ Gaan Thermische weerstand tussen junctie en omgevingstemperatuur = Temperatuurverschiltransistors/Stroomverbruik van chip
Temperatuurverschil tussen transistors
​ Gaan Temperatuurverschiltransistors = Thermische weerstand tussen junctie en omgevingstemperatuur*Stroomverbruik van chip
Stroomverbruik van chip
​ Gaan Stroomverbruik van chip = Temperatuurverschiltransistors/Thermische weerstand tussen junctie en omgevingstemperatuur
Verandering in fase van de klok
​ Gaan Verandering in fase van de klok = PLL-uitgangsklokfase/Absolute frequentie
Verandering in de frequentie van de klok
​ Gaan Verandering in frequentie van de klok = Uitwaaieren/Absolute frequentie
Overdrachtfunctie van PLL
​ Gaan Overdrachtsfunctie PLL = PLL-uitgangsklokfase/Ingangsreferentieklokfase
Input Clock Phase PLL
​ Gaan Ingangsreferentieklokfase = PLL-uitgangsklokfase/Overdrachtsfunctie PLL
Uitgangsklokfase PLL
​ Gaan PLL-uitgangsklokfase = Overdrachtsfunctie PLL*Ingangsreferentieklokfase
Capaciteit van externe belasting
​ Gaan Capaciteit van externe belasting = Uitwaaieren*Ingangscapaciteit
Fout in PLL-fasedetector
​ Gaan PLL-foutdetector = Ingangsreferentieklokfase-Feedbackklok PLL
Feedbackklok PLL
​ Gaan Feedbackklok PLL = Ingangsreferentieklokfase-PLL-foutdetector
Fanout van Poort
​ Gaan Uitwaaieren = Fase inspanning/Logische inspanning
Fase inspanning
​ Gaan Fase inspanning = Uitwaaieren*Logische inspanning
Gate vertraging
​ Gaan Poortvertraging = 2^(N-bit SRAM)

Verandering in fase van de klok Formule

Verandering in fase van de klok = PLL-uitgangsklokfase/Absolute frequentie
ΔΦf = Φout/fabs

Wat is een fasedetector?

Een fasedetector (PD) meet het faseverschil tussen twee klokken. In een PLL vergelijkt het de ingangsklok met de feedbackklok.

Let Others Know
Facebook
Twitter
Reddit
LinkedIn
Email
WhatsApp
Copied!