Carry-Skip Adder-vertraging Oplossing

STAP 0: Samenvatting voorberekening
Formule gebruikt
Carry-Skip Adder-vertraging = Voortplantingsvertraging+2*(N-ingang EN-poort-1)*EN-OF Poortvertraging+(K-ingang EN-poort-1)*Multiplexer vertraging+XOR-vertraging
Tskip = tpg+2*(n-1)*Tao+(K-1)*tmux+Txor
Deze formule gebruikt 7 Variabelen
Variabelen gebruikt
Carry-Skip Adder-vertraging - (Gemeten in Seconde) - Carry-Skip Adder Delay Het tot nu toe beschouwde kritieke pad van CPA's omvat een poort of transistor voor elke bit van de opteller, wat traag kan zijn voor grote optellers.
Voortplantingsvertraging - (Gemeten in Seconde) - Voortplantingsvertraging verwijst doorgaans naar de stijgtijd of daaltijd in logische poorten. Dit is de tijd die een logische poort nodig heeft om zijn uitgangsstatus te veranderen op basis van een verandering in de ingangsstatus.
N-ingang EN-poort - N-invoer EN-poort wordt gedefinieerd als het aantal ingangen in de logische EN-poort voor de gewenste uitvoer.
EN-OF Poortvertraging - (Gemeten in Seconde) - EN-OF-poortvertraging in de grijze cel wordt gedefinieerd als de vertraging in de rekentijd in de EN/OF-poort wanneer er logica doorheen wordt geleid.
K-ingang EN-poort - K-invoer EN-poort wordt gedefinieerd als de k-de invoer in de EN-poort onder de logische poorten.
Multiplexer vertraging - (Gemeten in Seconde) - Multiplexervertraging is de voortplantingsvertraging van de multiplexer. Het vertoont een minimaal aantal pmos en NMO's, minimale vertraging en minimale vermogensdissipatie.
XOR-vertraging - (Gemeten in Seconde) - XOR-vertraging is de voortplantingsvertraging van de XOR-poort.
STAP 1: converteer ingang (en) naar basiseenheid
Voortplantingsvertraging: 8.01 nanoseconde --> 8.01E-09 Seconde (Bekijk de conversie ​hier)
N-ingang EN-poort: 2 --> Geen conversie vereist
EN-OF Poortvertraging: 2.05 nanoseconde --> 2.05E-09 Seconde (Bekijk de conversie ​hier)
K-ingang EN-poort: 7 --> Geen conversie vereist
Multiplexer vertraging: 3.45 nanoseconde --> 3.45E-09 Seconde (Bekijk de conversie ​hier)
XOR-vertraging: 1.49 nanoseconde --> 1.49E-09 Seconde (Bekijk de conversie ​hier)
STAP 2: Evalueer de formule
Invoerwaarden in formule vervangen
Tskip = tpg+2*(n-1)*Tao+(K-1)*tmux+Txor --> 8.01E-09+2*(2-1)*2.05E-09+(7-1)*3.45E-09+1.49E-09
Evalueren ... ...
Tskip = 3.43E-08
STAP 3: converteer het resultaat naar de eenheid van de uitvoer
3.43E-08 Seconde -->34.3 nanoseconde (Bekijk de conversie ​hier)
DEFINITIEVE ANTWOORD
34.3 nanoseconde <-- Carry-Skip Adder-vertraging
(Berekening voltooid in 00.020 seconden)

Credits

Creator Image
Gemaakt door Shobhit Dimri
Bipin Tripathi Kumaon Institute of Technology (BTKIT), Dwarahat
Shobhit Dimri heeft deze rekenmachine gemaakt en nog 900+ meer rekenmachines!
Verifier Image
Geverifieërd door Urvi Rathod
Vishwakarma Government Engineering College (VGEC), Ahmedabad
Urvi Rathod heeft deze rekenmachine geverifieerd en nog 1900+ rekenmachines!

Array Datapath-subsysteem Rekenmachines

Grondcapaciteit
​ LaTeX ​ Gaan Grondcapaciteit = ((Agressieve spanning*Aangrenzende capaciteit)/Slachtofferspanning)-Aangrenzende capaciteit
'XOR'-vertraging
​ LaTeX ​ Gaan XOR-vertraging = Rimpel tijd-(Voortplantingsvertraging+(Poorten op kritiek pad-1)*EN-OF Poortvertraging)
Carry-Ripple Adder Kritieke padvertraging
​ LaTeX ​ Gaan Rimpel tijd = Voortplantingsvertraging+(Poorten op kritiek pad-1)*EN-OF Poortvertraging+XOR-vertraging
N-Bit Carry-Skip-opteller
​ LaTeX ​ Gaan N-bit Carry Skip-opteller = N-ingang EN-poort*K-ingang EN-poort

Carry-Skip Adder-vertraging Formule

​LaTeX ​Gaan
Carry-Skip Adder-vertraging = Voortplantingsvertraging+2*(N-ingang EN-poort-1)*EN-OF Poortvertraging+(K-ingang EN-poort-1)*Multiplexer vertraging+XOR-vertraging
Tskip = tpg+2*(n-1)*Tao+(K-1)*tmux+Txor

Wat is de betekenis van carry-skip-opteller?

Een carry-skip-adder is een adder-implementatie die de vertraging van een ripple-carry-adder verbetert met weinig moeite in vergelijking met andere adders. De verbetering van de vertraging in het slechtste geval wordt bereikt door verschillende carry-skip-optellers te gebruiken om een block-carry-skip-opteller te vormen. In tegenstelling tot andere snelle optellers, worden de prestaties van de carry-skip-opteller verbeterd met slechts enkele van de combinaties van invoerbits. Dit betekent dat snelheidsverbetering slechts probabilistisch is.

Let Others Know
Facebook
Twitter
Reddit
LinkedIn
Email
WhatsApp
Copied!