Ritardo di propagazione per CMOS di transizione con uscita da bassa ad alta Soluzione

FASE 0: Riepilogo pre-calcolo
Formula utilizzata
Tempo per la transizione da basso ad alto dell'output = (Capacità di carico CMOS dell'inverter/(Transconduttanza del PMOS*(Tensione di alimentazione-abs(Tensione di soglia del PMOS con polarizzazione del corpo))))*(((2*abs(Tensione di soglia del PMOS con polarizzazione del corpo))/(Tensione di alimentazione-abs(Tensione di soglia del PMOS con polarizzazione del corpo)))+ln((4*(Tensione di alimentazione-abs(Tensione di soglia del PMOS con polarizzazione del corpo))/Tensione di alimentazione)-1))
ζPLH = (Cload/(Kp*(VDD-abs(VT,p))))*(((2*abs(VT,p))/(VDD-abs(VT,p)))+ln((4*(VDD-abs(VT,p))/VDD)-1))
Questa formula utilizza 2 Funzioni, 5 Variabili
Funzioni utilizzate
ln - Il logaritmo naturale, noto anche come logaritmo in base e, è la funzione inversa della funzione esponenziale naturale., ln(Number)
abs - Il valore assoluto di un numero è la sua distanza da zero sulla retta numerica. È sempre un valore positivo, poiché rappresenta la grandezza di un numero senza considerare la sua direzione., abs(Number)
Variabili utilizzate
Tempo per la transizione da basso ad alto dell'output - (Misurato in Secondo) - Il tempo per la transizione da basso ad alto dell'uscita si riferisce alla durata impiegata da un segnale sul terminale di uscita di un dispositivo o circuito per passare da un livello di tensione bassa a un livello di tensione alta.
Capacità di carico CMOS dell'inverter - (Misurato in Farad) - La capacità di carico dell'inverter CMOS è la capacità guidata dall'uscita di un inverter CMOS, inclusi il cablaggio, le capacità di ingresso dei gate collegati e le capacità parassite.
Transconduttanza del PMOS - (Misurato in Ampere per Volt Quadrato) - La transconduttanza del PMOS si riferisce al rapporto tra la variazione della corrente di drain in uscita e la variazione della tensione gate-source in ingresso quando la tensione drain-source è costante.
Tensione di alimentazione - (Misurato in Volt) - La tensione di alimentazione si riferisce al livello di tensione fornito da una fonte di alimentazione a un circuito o dispositivo elettrico, che funge da differenza di potenziale per il flusso di corrente e il funzionamento.
Tensione di soglia del PMOS con polarizzazione del corpo - (Misurato in Volt) - La tensione di soglia del PMOS con polarizzazione del corpo è definita come il valore della tensione di gate minima richiesta per il PMOS quando il substrato non è al potenziale di terra.
PASSAGGIO 1: conversione degli ingressi in unità di base
Capacità di carico CMOS dell'inverter: 0.93 Femtofarad --> 9.3E-16 Farad (Controlla la conversione ​qui)
Transconduttanza del PMOS: 80 Microampere per Volt Quadrato --> 8E-05 Ampere per Volt Quadrato (Controlla la conversione ​qui)
Tensione di alimentazione: 3.3 Volt --> 3.3 Volt Nessuna conversione richiesta
Tensione di soglia del PMOS con polarizzazione del corpo: -0.9 Volt --> -0.9 Volt Nessuna conversione richiesta
FASE 2: valutare la formula
Sostituzione dei valori di input nella formula
ζPLH = (Cload/(Kp*(VDD-abs(VT,p))))*(((2*abs(VT,p))/(VDD-abs(VT,p)))+ln((4*(VDD-abs(VT,p))/VDD)-1)) --> (9.3E-16/(8E-05*(3.3-abs((-0.9)))))*(((2*abs((-0.9)))/(3.3-abs((-0.9))))+ln((4*(3.3-abs((-0.9)))/3.3)-1))
Valutare ... ...
ζPLH = 6.76491283010572E-12
PASSAGGIO 3: conversione del risultato nell'unità di output
6.76491283010572E-12 Secondo -->0.00676491283010572 Nanosecondo (Controlla la conversione ​qui)
RISPOSTA FINALE
0.00676491283010572 0.006765 Nanosecondo <-- Tempo per la transizione da basso ad alto dell'output
(Calcolo completato in 00.004 secondi)

Titoli di coda

Creator Image
Creato da Priyanka Patel
Facoltà di ingegneria Lalbhai Dalpatbhai (LDCE), Ahmedabad
Priyanka Patel ha creato questa calcolatrice e altre 25+ altre calcolatrici!
Verifier Image
Verificato da Parminder Singh
Università di Chandigarh (CU), Punjab
Parminder Singh ha verificato questa calcolatrice e altre 500+ altre calcolatrici!

Invertitori CMOS Calcolatrici

Massima tensione di ingresso CMOS
​ LaTeX ​ Partire Massima tensione di ingresso CMOS = (2*Tensione di uscita per ingresso massimo+(Tensione di soglia del PMOS senza polarizzazione del corpo)-Tensione di alimentazione+Rapporto di transconduttanza*Tensione di soglia di NMOS senza polarizzazione del corpo)/(1+Rapporto di transconduttanza)
CMOS di tensione di soglia
​ LaTeX ​ Partire Soglia di voltaggio = (Tensione di soglia di NMOS senza polarizzazione del corpo+sqrt(1/Rapporto di transconduttanza)*(Tensione di alimentazione+(Tensione di soglia del PMOS senza polarizzazione del corpo)))/(1+sqrt(1/Rapporto di transconduttanza))
Tensione di ingresso massima per CMOS simmetrico
​ LaTeX ​ Partire CMOS simmetrico con tensione di ingresso massima = (3*Tensione di alimentazione+2*Tensione di soglia di NMOS senza polarizzazione del corpo)/8
Margine di rumore per CMOS a segnale elevato
​ LaTeX ​ Partire Margine di rumore per segnale alto = Tensione di uscita massima-Tensione di ingresso minima

Ritardo di propagazione per CMOS di transizione con uscita da bassa ad alta Formula

​LaTeX ​Partire
Tempo per la transizione da basso ad alto dell'output = (Capacità di carico CMOS dell'inverter/(Transconduttanza del PMOS*(Tensione di alimentazione-abs(Tensione di soglia del PMOS con polarizzazione del corpo))))*(((2*abs(Tensione di soglia del PMOS con polarizzazione del corpo))/(Tensione di alimentazione-abs(Tensione di soglia del PMOS con polarizzazione del corpo)))+ln((4*(Tensione di alimentazione-abs(Tensione di soglia del PMOS con polarizzazione del corpo))/Tensione di alimentazione)-1))
ζPLH = (Cload/(Kp*(VDD-abs(VT,p))))*(((2*abs(VT,p))/(VDD-abs(VT,p)))+ln((4*(VDD-abs(VT,p))/VDD)-1))
Let Others Know
Facebook
Twitter
Reddit
LinkedIn
Email
WhatsApp
Copied!