Ritardo multiplexer Soluzione

FASE 0: Riepilogo pre-calcolo
Formula utilizzata
Ritardo del multiplexer = (Ritardo sommatore carry-skip-(Ritardo di propagazione+(2*(N-Ingresso AND Porta-1)*Ritardo gate AND-OR)-Ritardo XOR))/(Ingresso K AND Porta-1)
tmux = (Tskip-(tpg+(2*(n-1)*Tao)-Txor))/(K-1)
Questa formula utilizza 7 Variabili
Variabili utilizzate
Ritardo del multiplexer - (Misurato in Secondo) - Multiplexer Delay è il ritardo di propagazione del multiplexer. Presenta un numero minimo di PMOS e NMOS, un ritardo minimo e una dissipazione di potenza minima.
Ritardo sommatore carry-skip - (Misurato in Secondo) - Ritardo del sommatore Carry-Skip Il percorso critico dei CPA considerati finora coinvolge un gate o un transistor per ciascun bit del sommatore, che può essere lento per i sommatori di grandi dimensioni.
Ritardo di propagazione - (Misurato in Secondo) - Il ritardo di propagazione si riferisce tipicamente al tempo di salita o di discesa nelle porte logiche. Questo è il tempo impiegato da una porta logica per cambiare il suo stato di uscita in base a un cambiamento nello stato di ingresso.
N-Ingresso AND Porta - La porta AND con N ingressi è definita come il numero di ingressi nella porta logica AND per l'uscita desiderata.
Ritardo gate AND-OR - (Misurato in Secondo) - Il ritardo del gate AND-OR nella cella grigia è definito come il ritardo nel tempo di calcolo nel gate AND/OR quando la logica viene attraversata.
Ritardo XOR - (Misurato in Secondo) - XOR Delay è il ritardo di propagazione del gate XOR.
Ingresso K AND Porta - La porta AND con ingresso K è definita come il kesimo ingresso nella porta AND tra le porte logiche.
PASSAGGIO 1: conversione degli ingressi in unità di base
Ritardo sommatore carry-skip: 34.3 Nanosecondo --> 3.43E-08 Secondo (Controlla la conversione ​qui)
Ritardo di propagazione: 8.01 Nanosecondo --> 8.01E-09 Secondo (Controlla la conversione ​qui)
N-Ingresso AND Porta: 2 --> Nessuna conversione richiesta
Ritardo gate AND-OR: 2.05 Nanosecondo --> 2.05E-09 Secondo (Controlla la conversione ​qui)
Ritardo XOR: 1.49 Nanosecondo --> 1.49E-09 Secondo (Controlla la conversione ​qui)
Ingresso K AND Porta: 7 --> Nessuna conversione richiesta
FASE 2: valutare la formula
Sostituzione dei valori di input nella formula
tmux = (Tskip-(tpg+(2*(n-1)*Tao)-Txor))/(K-1) --> (3.43E-08-(8.01E-09+(2*(2-1)*2.05E-09)-1.49E-09))/(7-1)
Valutare ... ...
tmux = 3.94666666666667E-09
PASSAGGIO 3: conversione del risultato nell'unità di output
3.94666666666667E-09 Secondo -->3.94666666666667 Nanosecondo (Controlla la conversione ​qui)
RISPOSTA FINALE
3.94666666666667 3.946667 Nanosecondo <-- Ritardo del multiplexer
(Calcolo completato in 00.020 secondi)

Titoli di coda

Creator Image
Creato da Shobhit Dimri
Bipin Tripathi Kumaon Institute of Technology (BTKIT), Dwarahat
Shobhit Dimri ha creato questa calcolatrice e altre 900+ altre calcolatrici!
Verifier Image
Verificato da Urvi Rathod
Vishwakarma Government Engineering College (VGEC), Ahmedabad
Urvi Rathod ha verificato questa calcolatrice e altre 1900+ altre calcolatrici!

Sottosistema del percorso dati dell'array Calcolatrici

Ritardo 'XOR'
​ LaTeX ​ Partire Ritardo XOR = Tempo di ondulazione-(Ritardo di propagazione+(Cancelli sul percorso critico-1)*Ritardo gate AND-OR)
Carry-Ripple Adder Ritardo del percorso critico
​ LaTeX ​ Partire Tempo di ondulazione = Ritardo di propagazione+(Cancelli sul percorso critico-1)*Ritardo gate AND-OR+Ritardo XOR
Capacità di terra
​ LaTeX ​ Partire Capacità di terra = ((Tensione dell'aggressore*Capacità adiacente)/Tensione della vittima)-Capacità adiacente
Addizionatore N-Bit Carry-Skip
​ LaTeX ​ Partire Sommatore di salto riporto a N bit = N-Ingresso AND Porta*Ingresso K AND Porta

Ritardo multiplexer Formula

​LaTeX ​Partire
Ritardo del multiplexer = (Ritardo sommatore carry-skip-(Ritardo di propagazione+(2*(N-Ingresso AND Porta-1)*Ritardo gate AND-OR)-Ritardo XOR))/(Ingresso K AND Porta-1)
tmux = (Tskip-(tpg+(2*(n-1)*Tao)-Txor))/(K-1)

Che cos'è la condivisione degli addebiti? Spiega il problema della condivisione della carica durante il campionamento dei dati da un bus?

Nella logica NMOS collegata in serie, la capacità di ingresso di ciascuna porta condivide la carica con la capacità di carico per cui i livelli logici si discostano drasticamente rispetto a quello desiderato una volta. Per eliminare questo, la capacità di carico deve essere molto elevata rispetto alla capacità di ingresso delle porte (circa 10 volte).

Let Others Know
Facebook
Twitter
Reddit
LinkedIn
Email
WhatsApp
Copied!