पीएलएल चरण डिटेक्टर त्रुटि उपाय

चरण 0: पूर्व-गणना सारांश
प्रयुक्त सूत्र
पीएलएल त्रुटि डिटेक्टर = इनपुट संदर्भ घड़ी चरण-फीडबैक घड़ी पीएलएल
ΔΦer = ΔΦin-ΔΦc
यह सूत्र 3 वेरिएबल का उपयोग करता है
चर
पीएलएल त्रुटि डिटेक्टर - पीएलएल त्रुटि डिटेक्टर की गणना तब की जाती है जब चरण त्रुटि डिटेक्टर ऊपर और नीचे दालों के बीच चरण अंतर को मापता है।
इनपुट संदर्भ घड़ी चरण - इनपुट संदर्भ घड़ी चरण को एक तर्क संक्रमण के रूप में परिभाषित किया गया है, जो एक तुल्यकालिक तत्व पर घड़ी पिन पर लागू होने पर डेटा कैप्चर करता है।
फीडबैक घड़ी पीएलएल - फीडबैक क्लॉक पीएलएल एक पीएलएल है जो एक आउटपुट सिग्नल उत्पन्न करता है जिसका चरण इनपुट सिग्नल के चरण से संबंधित होता है।
चरण 1: इनपुट को आधार इकाई में बदलें
इनपुट संदर्भ घड़ी चरण: 5.99 --> कोई रूपांतरण आवश्यक नहीं है
फीडबैक घड़ी पीएलएल: 1.21 --> कोई रूपांतरण आवश्यक नहीं है
चरण 2: फॉर्मूला का मूल्यांकन करें
फॉर्मूला में इनपुट वैल्यू को तैयार करना
ΔΦer = ΔΦin-ΔΦc --> 5.99-1.21
मूल्यांकन हो रहा है ... ...
ΔΦer = 4.78
चरण 3: परिणाम को आउटपुट की इकाई में बदलें
4.78 --> कोई रूपांतरण आवश्यक नहीं है
आख़री जवाब
4.78 <-- पीएलएल त्रुटि डिटेक्टर
(गणना 00.004 सेकंड में पूरी हुई)

क्रेडिट

Creator Image
के द्वारा बनाई गई शोभित डिमरी
बिपिन त्रिपाठी कुमाऊँ प्रौद्योगिकी संस्थान (BTKIT), द्वाराहाट
शोभित डिमरी ने इस कैलकुलेटर और 900+ अधिक कैलकुलेटर को बनाए है!
Verifier Image
के द्वारा सत्यापित उर्वी राठौड़
विश्वकर्मा गवर्नमेंट इंजीनियरिंग कॉलेज (वीजीईसी), अहमदाबाद
उर्वी राठौड़ ने इस कैलकुलेटर और 1900+ को अधिक कैलकुलेटर से सत्यापित किया है!

सीएमओएस विशेष प्रयोजन सबसिस्टम कैलक्युलेटर्स

बाहरी भार की समाई
​ जाओ बाह्य भार की धारिता = प्रशंसक बाहर*इनपुट कैपेसिटेंस
गेट का फैनआउट
​ जाओ प्रशंसक बाहर = स्टेज प्रयास/तार्किक प्रयास
मंच प्रयास
​ जाओ स्टेज प्रयास = प्रशंसक बाहर*तार्किक प्रयास
गेट देरी
​ जाओ गेट विलंब = 2^(एन बिट एसआरएएम)

पीएलएल चरण डिटेक्टर त्रुटि सूत्र

पीएलएल त्रुटि डिटेक्टर = इनपुट संदर्भ घड़ी चरण-फीडबैक घड़ी पीएलएल
ΔΦer = ΔΦin-ΔΦc

PLL क्या है?

एक चरण-बंद लूप या चरण लॉक लूप (पीएलएल) एक नियंत्रण प्रणाली है जो एक आउटपुट सिग्नल उत्पन्न करता है जिसका चरण इनपुट सिग्नल के चरण से संबंधित है। कई अलग-अलग प्रकार हैं; सबसे सरल एक इलेक्ट्रॉनिक सर्किट है जिसमें एक वैरिएबल फ्रीक्वेंसी ऑसिलेटर और फीडबैक लूप में एक फेज़ डिटेक्टर होता है।

पीएलएल चरण डिटेक्टर त्रुटि की गणना कैसे करें?

पीएलएल चरण डिटेक्टर त्रुटि के लिए ऑनलाइन कैलकुलेटर पर, कृपया इनपुट संदर्भ घड़ी चरण (ΔΦin), इनपुट संदर्भ घड़ी चरण को एक तर्क संक्रमण के रूप में परिभाषित किया गया है, जो एक तुल्यकालिक तत्व पर घड़ी पिन पर लागू होने पर डेटा कैप्चर करता है। के रूप में & फीडबैक घड़ी पीएलएल (ΔΦc), फीडबैक क्लॉक पीएलएल एक पीएलएल है जो एक आउटपुट सिग्नल उत्पन्न करता है जिसका चरण इनपुट सिग्नल के चरण से संबंधित होता है। के रूप में डालें। कृपया पीएलएल चरण डिटेक्टर त्रुटि गणना को पूर्ण करने के लिए कैलकुलेट बटन का उपयोग करें।

पीएलएल चरण डिटेक्टर त्रुटि गणना

पीएलएल चरण डिटेक्टर त्रुटि कैलकुलेटर, पीएलएल त्रुटि डिटेक्टर की गणना करने के लिए PLL Error Detector = इनपुट संदर्भ घड़ी चरण-फीडबैक घड़ी पीएलएल का उपयोग करता है। पीएलएल चरण डिटेक्टर त्रुटि ΔΦer को पीएलएल चरण डिटेक्टर त्रुटि सूत्र को दो घड़ियों के बीच चरण अंतर के रूप में परिभाषित किया गया है और चार्ज पंप की आपूर्ति वर्तमान को बढ़ाने के लिए 4-बिट डिजिटल कोड में परिवर्तित किया गया है। चरण त्रुटि डिटेक्टर अप और डीएन दालों के बीच चरण अंतर को मापता है। के रूप में परिभाषित किया गया है। यहाँ पीएलएल चरण डिटेक्टर त्रुटि गणना को संख्या में समझा जा सकता है - 4.78 = 5.99-1.21. आप और अधिक पीएलएल चरण डिटेक्टर त्रुटि उदाहरण यहाँ देख सकते हैं -

FAQ

पीएलएल चरण डिटेक्टर त्रुटि क्या है?
पीएलएल चरण डिटेक्टर त्रुटि पीएलएल चरण डिटेक्टर त्रुटि सूत्र को दो घड़ियों के बीच चरण अंतर के रूप में परिभाषित किया गया है और चार्ज पंप की आपूर्ति वर्तमान को बढ़ाने के लिए 4-बिट डिजिटल कोड में परिवर्तित किया गया है। चरण त्रुटि डिटेक्टर अप और डीएन दालों के बीच चरण अंतर को मापता है। है और इसे ΔΦer = ΔΦin-ΔΦc या PLL Error Detector = इनपुट संदर्भ घड़ी चरण-फीडबैक घड़ी पीएलएल के रूप में दर्शाया जाता है।
पीएलएल चरण डिटेक्टर त्रुटि की गणना कैसे करें?
पीएलएल चरण डिटेक्टर त्रुटि को पीएलएल चरण डिटेक्टर त्रुटि सूत्र को दो घड़ियों के बीच चरण अंतर के रूप में परिभाषित किया गया है और चार्ज पंप की आपूर्ति वर्तमान को बढ़ाने के लिए 4-बिट डिजिटल कोड में परिवर्तित किया गया है। चरण त्रुटि डिटेक्टर अप और डीएन दालों के बीच चरण अंतर को मापता है। PLL Error Detector = इनपुट संदर्भ घड़ी चरण-फीडबैक घड़ी पीएलएल ΔΦer = ΔΦin-ΔΦc के रूप में परिभाषित किया गया है। पीएलएल चरण डिटेक्टर त्रुटि की गणना करने के लिए, आपको इनपुट संदर्भ घड़ी चरण (ΔΦin) & फीडबैक घड़ी पीएलएल (ΔΦc) की आवश्यकता है। हमारे टूल के द्वारा, आपको इनपुट संदर्भ घड़ी चरण को एक तर्क संक्रमण के रूप में परिभाषित किया गया है, जो एक तुल्यकालिक तत्व पर घड़ी पिन पर लागू होने पर डेटा कैप्चर करता है। & फीडबैक क्लॉक पीएलएल एक पीएलएल है जो एक आउटपुट सिग्नल उत्पन्न करता है जिसका चरण इनपुट सिग्नल के चरण से संबंधित होता है। के लिए संबंधित मान दर्ज करने और कैलकुलेट बटन को क्लिक करने की आवश्यकता है।
Let Others Know
Facebook
Twitter
Reddit
LinkedIn
Email
WhatsApp
Copied!