Retard du multiplexeur Solution

ÉTAPE 0: Résumé du pré-calcul
Formule utilisée
Retard du multiplexeur = (Délai de l'additionneur de saut de retenue-(Délai de propagation+(2*(Porte ET à entrée N-1)*Délai de porte ET-OU)-Délai XOR))/(Entrée K ET Porte-1)
tmux = (Tskip-(tpg+(2*(n-1)*Tao)-Txor))/(K-1)
Cette formule utilise 7 Variables
Variables utilisées
Retard du multiplexeur - (Mesuré en Deuxième) - Le délai du multiplexeur est le délai de propagation du multiplexeur. Il présente un nombre minimum de pmos et de nmos, un délai minimum et une dissipation de puissance minimale.
Délai de l'additionneur de saut de retenue - (Mesuré en Deuxième) - Carry-Skip Adder Delay Le chemin critique des CPA considérés jusqu'à présent implique une porte ou un transistor pour chaque bit de l'additionneur, ce qui peut être lent pour les grands additionneurs.
Délai de propagation - (Mesuré en Deuxième) - Le délai de propagation fait généralement référence au temps de montée ou de descente des portes logiques. C'est le temps qu'il faut à une porte logique pour changer son état de sortie en fonction d'un changement de l'état d'entrée.
Porte ET à entrée N - La porte ET à N entrées est définie comme le nombre d’entrées dans la porte logique ET pour la sortie souhaitée.
Délai de porte ET-OU - (Mesuré en Deuxième) - Le délai de la porte ET-OU dans la cellule grise est défini comme le retard du temps de calcul dans la porte ET/OU lorsque la logique la traverse.
Délai XOR - (Mesuré en Deuxième) - XOR Delay est le délai de propagation de la porte XOR.
Entrée K ET Porte - La porte ET à entrée K est définie comme la kième entrée de la porte ET parmi les portes logiques.
ÉTAPE 1: Convertir les entrées en unité de base
Délai de l'additionneur de saut de retenue: 34.3 Nanoseconde --> 3.43E-08 Deuxième (Vérifiez la conversion ​ici)
Délai de propagation: 8.01 Nanoseconde --> 8.01E-09 Deuxième (Vérifiez la conversion ​ici)
Porte ET à entrée N: 2 --> Aucune conversion requise
Délai de porte ET-OU: 2.05 Nanoseconde --> 2.05E-09 Deuxième (Vérifiez la conversion ​ici)
Délai XOR: 1.49 Nanoseconde --> 1.49E-09 Deuxième (Vérifiez la conversion ​ici)
Entrée K ET Porte: 7 --> Aucune conversion requise
ÉTAPE 2: Évaluer la formule
Remplacement des valeurs d'entrée dans la formule
tmux = (Tskip-(tpg+(2*(n-1)*Tao)-Txor))/(K-1) --> (3.43E-08-(8.01E-09+(2*(2-1)*2.05E-09)-1.49E-09))/(7-1)
Évaluer ... ...
tmux = 3.94666666666667E-09
ÉTAPE 3: Convertir le résultat en unité de sortie
3.94666666666667E-09 Deuxième -->3.94666666666667 Nanoseconde (Vérifiez la conversion ​ici)
RÉPONSE FINALE
3.94666666666667 3.946667 Nanoseconde <-- Retard du multiplexeur
(Calcul effectué en 00.004 secondes)

Crédits

Creator Image
Créé par Shobhit Dimri
Institut de technologie Bipin Tripathi Kumaon (BTKIT), Dwarahat
Shobhit Dimri a créé cette calculatrice et 900+ autres calculatrices!
Verifier Image
Vérifié par Urvi Rathod
Collège d'ingénierie du gouvernement de Vishwakarma (VGEC), Ahmedabad
Urvi Rathod a validé cette calculatrice et 1900+ autres calculatrices!

Sous-système de chemin de données de tableau Calculatrices

Délai « XOR »
​ LaTeX ​ Aller Délai XOR = Temps d'ondulation-(Délai de propagation+(Portes sur le chemin critique-1)*Délai de porte ET-OU)
Retard du chemin critique de l'additionneur de report d'ondulation
​ LaTeX ​ Aller Temps d'ondulation = Délai de propagation+(Portes sur le chemin critique-1)*Délai de porte ET-OU+Délai XOR
Capacité au sol
​ LaTeX ​ Aller Capacité au sol = ((Tension de l'agresseur*Capacité adjacente)/Tension de la victime)-Capacité adjacente
N-Bit Carry-Skip Adder
​ LaTeX ​ Aller Additionneur de sauts de transport N-bits = Porte ET à entrée N*Entrée K ET Porte

Retard du multiplexeur Formule

​LaTeX ​Aller
Retard du multiplexeur = (Délai de l'additionneur de saut de retenue-(Délai de propagation+(2*(Porte ET à entrée N-1)*Délai de porte ET-OU)-Délai XOR))/(Entrée K ET Porte-1)
tmux = (Tskip-(tpg+(2*(n-1)*Tao)-Txor))/(K-1)

Qu'est-ce que le partage de charge ? Expliquez le problème de partage de charge lors de l'échantillonnage des données d'un bus ?

Dans la logique NMOS connectée en série, la capacité d'entrée de chaque porte partage la charge avec la capacité de charge par laquelle les niveaux logiques diffèrent considérablement de ceux de la fois souhaitée. Pour éliminer cela, la capacité de charge doit être très élevée par rapport à la capacité d'entrée des grilles (environ 10 fois).

Let Others Know
Facebook
Twitter
Reddit
LinkedIn
Email
WhatsApp
Copied!