✖Carry-Skip Adder Delay Le chemin critique des CPA considérés jusqu'à présent implique une porte ou un transistor pour chaque bit de l'additionneur, ce qui peut être lent pour les grands additionneurs.ⓘ Délai de l'additionneur de saut de retenue [Tskip] | | | +10% -10% |
✖Le délai de propagation fait généralement référence au temps de montée ou de descente des portes logiques. C'est le temps qu'il faut à une porte logique pour changer son état de sortie en fonction d'un changement de l'état d'entrée.ⓘ Délai de propagation [tpg] | | | +10% -10% |
✖La porte ET à N entrées est définie comme le nombre d’entrées dans la porte logique ET pour la sortie souhaitée.ⓘ Porte ET à entrée N [n] | | | +10% -10% |
✖Le délai de la porte ET-OU dans la cellule grise est défini comme le retard du temps de calcul dans la porte ET/OU lorsque la logique la traverse.ⓘ Délai de porte ET-OU [Tao] | | | +10% -10% |
✖XOR Delay est le délai de propagation de la porte XOR.ⓘ Délai XOR [Txor] | | | +10% -10% |
✖La porte ET à entrée K est définie comme la kième entrée de la porte ET parmi les portes logiques.ⓘ Entrée K ET Porte [K] | | | +10% -10% |