Temps d'ouverture pour une entrée descendante Solution

ÉTAPE 0: Résumé du pré-calcul
Formule utilisée
Temps d'ouverture pour une entrée descendante = Temps de configuration à logique basse+Temps de maintien à logique élevée
taf = Tsetup0+Thold1
Cette formule utilise 3 Variables
Variables utilisées
Temps d'ouverture pour une entrée descendante - (Mesuré en Deuxième) - Le temps d'ouverture pour une entrée descendante est défini comme le temps pendant l'entrée pendant lequel la logique tombe à 0 ou à une sortie faible.
Temps de configuration à logique basse - (Mesuré en Deuxième) - Le temps de configuration à une logique basse est défini comme le temps de configuration lorsque la logique tombe à une entrée basse ou à 0.
Temps de maintien à logique élevée - (Mesuré en Deuxième) - Le temps de maintien en logique haute est défini comme le temps de maintien pendant l'entrée lorsque la logique passe à 1 ou à une sortie haute.
ÉTAPE 1: Convertir les entrées en unité de base
Temps de configuration à logique basse: 3.75 Nanoseconde --> 3.75E-09 Deuxième (Vérifiez la conversion ​ici)
Temps de maintien à logique élevée: 7.9 Nanoseconde --> 7.9E-09 Deuxième (Vérifiez la conversion ​ici)
ÉTAPE 2: Évaluer la formule
Remplacement des valeurs d'entrée dans la formule
taf = Tsetup0+Thold1 --> 3.75E-09+7.9E-09
Évaluer ... ...
taf = 1.165E-08
ÉTAPE 3: Convertir le résultat en unité de sortie
1.165E-08 Deuxième -->11.65 Nanoseconde (Vérifiez la conversion ​ici)
RÉPONSE FINALE
11.65 Nanoseconde <-- Temps d'ouverture pour une entrée descendante
(Calcul effectué en 00.004 secondes)

Crédits

Creator Image
Créé par Shobhit Dimri
Institut de technologie Bipin Tripathi Kumaon (BTKIT), Dwarahat
Shobhit Dimri a créé cette calculatrice et 900+ autres calculatrices!
Verifier Image
Vérifié par Urvi Rathod
Collège d'ingénierie du gouvernement de Vishwakarma (VGEC), Ahmedabad
Urvi Rathod a validé cette calculatrice et 1900+ autres calculatrices!

Caractéristiques temporelles CMOS Calculatrices

Temps d'ouverture pour une entrée descendante
​ LaTeX ​ Aller Temps d'ouverture pour une entrée descendante = Temps de configuration à logique basse+Temps de maintien à logique élevée
Temps de configuration à basse logique
​ LaTeX ​ Aller Temps de configuration à logique basse = Temps d'ouverture pour une entrée descendante-Temps de maintien à logique élevée
Temps d'ouverture pour une entrée croissante
​ LaTeX ​ Aller Temps d'ouverture pour une entrée croissante = Temps de configuration à logique élevée+Temps de maintien à logique basse
Temps de configuration à logique haute
​ LaTeX ​ Aller Temps de configuration à logique élevée = Temps d'ouverture pour une entrée croissante-Temps de maintien à logique basse

Temps d'ouverture pour une entrée descendante Formule

​LaTeX ​Aller
Temps d'ouverture pour une entrée descendante = Temps de configuration à logique basse+Temps de maintien à logique élevée
taf = Tsetup0+Thold1

Quelle est la fonction des cellules tie-high et tie-low?

Les liaisons haute et basse sont utilisées pour connecter les transistors de la porte en utilisant soit la puissance, soit la masse. Lorsque les portes sont connectées à l'aide de l'alimentation ou de la terre, elles peuvent être éteintes et rallumées en raison du rebond de l'alimentation depuis la terre.

Let Others Know
Facebook
Twitter
Reddit
LinkedIn
Email
WhatsApp
Copied!