¿Qué son las RAM dinámicas (DRAM)?
Las RAM dinámicas (DRAM) almacenan su contenido como carga en un capacitor en lugar de en un circuito de retroalimentación. Las DRAM comerciales se construyen en procesos especializados optimizados para estructuras densas de condensadores. Ofrecen un factor de 10 a 20 veces más de densidad (bits/cm2) que la SRAM de alto rendimiento integrada en un proceso lógico estándar, pero también tienen una latencia mucho mayor. Se accede a la celda afirmando la línea de palabras para conectar el condensador a la línea de bits. En una lectura, la línea de bits primero se precarga a VDD/2. Cuando la línea de palabras aumenta, el capacitor comparte su carga con la línea de bits, lo que provoca un cambio de voltaje que se puede detectar. La lectura perturba el contenido de la celda en x, por lo que la celda debe volver a escribirse después de cada lectura. En una escritura, la línea de bits se eleva o se baja y el voltaje se fuerza en el capacitor. Algunas DRAM conducen la línea de palabra a VDDP = VDD Vt para evitar un nivel degradado al escribir un '1'.