Retraso del multiplexor Solución

PASO 0: Resumen del cálculo previo
Fórmula utilizada
Retardo del multiplexor = (Retraso del sumador de acarreo y salto-(Retardo de propagación+(2*(N-entrada y puerta-1)*Retardo de puerta Y-O)-Retraso XOR))/(Entrada K y puerta-1)
tmux = (Tskip-(tpg+(2*(n-1)*Tao)-Txor))/(K-1)
Esta fórmula usa 7 Variables
Variables utilizadas
Retardo del multiplexor - (Medido en Segundo) - Multiplexer Delay es el retraso de propagación del multiplexor. Muestra una cantidad mínima de pmos y nmos, un retraso mínimo y una disipación de energía mínima.
Retraso del sumador de acarreo y salto - (Medido en Segundo) - El retardo del sumador con salto de acarreo La ruta crítica de los CPA considerados hasta ahora implica una puerta o transistor para cada bit del sumador, lo que puede ser lento para sumadores grandes.
Retardo de propagación - (Medido en Segundo) - El retardo de propagación generalmente se refiere al tiempo de subida o bajada en las puertas lógicas. Este es el tiempo que tarda una puerta lógica en cambiar su estado de salida en función de un cambio en el estado de entrada.
N-entrada y puerta - La puerta AND de N entradas se define como el número de entradas en la puerta lógica AND para la salida deseada.
Retardo de puerta Y-O - (Medido en Segundo) - El retardo de la puerta Y-O en la celda gris se define como el retraso en el tiempo de cálculo en la puerta Y/O cuando la lógica pasa a través de ella.
Retraso XOR - (Medido en Segundo) - XOR Delay es el retraso de propagación de la puerta XOR.
Entrada K y puerta - La puerta AND de entrada K se define como la k-ésima entrada en la puerta AND entre las puertas lógicas.
PASO 1: Convierta la (s) entrada (s) a la unidad base
Retraso del sumador de acarreo y salto: 34.3 nanosegundo --> 3.43E-08 Segundo (Verifique la conversión ​aquí)
Retardo de propagación: 8.01 nanosegundo --> 8.01E-09 Segundo (Verifique la conversión ​aquí)
N-entrada y puerta: 2 --> No se requiere conversión
Retardo de puerta Y-O: 2.05 nanosegundo --> 2.05E-09 Segundo (Verifique la conversión ​aquí)
Retraso XOR: 1.49 nanosegundo --> 1.49E-09 Segundo (Verifique la conversión ​aquí)
Entrada K y puerta: 7 --> No se requiere conversión
PASO 2: Evaluar la fórmula
Sustituir valores de entrada en una fórmula
tmux = (Tskip-(tpg+(2*(n-1)*Tao)-Txor))/(K-1) --> (3.43E-08-(8.01E-09+(2*(2-1)*2.05E-09)-1.49E-09))/(7-1)
Evaluar ... ...
tmux = 3.94666666666667E-09
PASO 3: Convierta el resultado a la unidad de salida
3.94666666666667E-09 Segundo -->3.94666666666667 nanosegundo (Verifique la conversión ​aquí)
RESPUESTA FINAL
3.94666666666667 3.946667 nanosegundo <-- Retardo del multiplexor
(Cálculo completado en 00.004 segundos)

Créditos

Creator Image
Creado por Shobhit Dimri
Instituto de Tecnología Bipin Tripathi Kumaon (BTKIT), Dwarahat
¡Shobhit Dimri ha creado esta calculadora y 900+ más calculadoras!
Verifier Image
Verificada por Urvi Rathod
Facultad de Ingeniería del Gobierno de Vishwakarma (VGEC), Ahmedabad
¡Urvi Rathod ha verificado esta calculadora y 1900+ más calculadoras!

Subsistema de ruta de datos de matriz Calculadoras

Retraso 'XOR'
​ LaTeX ​ Vamos Retraso XOR = Tiempo de ondulación-(Retardo de propagación+(Puertas en el camino crítico-1)*Retardo de puerta Y-O)
Retardo de la ruta crítica del sumador de acarreo y ondulación
​ LaTeX ​ Vamos Tiempo de ondulación = Retardo de propagación+(Puertas en el camino crítico-1)*Retardo de puerta Y-O+Retraso XOR
Capacitancia de tierra
​ LaTeX ​ Vamos Capacitancia de tierra = ((Voltaje agresor*Capacitancia adyacente)/Voltaje de la víctima)-Capacitancia adyacente
Sumador de acarreo y salto de N bits
​ LaTeX ​ Vamos Sumador de salto de acarreo de N bits = N-entrada y puerta*Entrada K y puerta

Retraso del multiplexor Fórmula

​LaTeX ​Vamos
Retardo del multiplexor = (Retraso del sumador de acarreo y salto-(Retardo de propagación+(2*(N-entrada y puerta-1)*Retardo de puerta Y-O)-Retraso XOR))/(Entrada K y puerta-1)
tmux = (Tskip-(tpg+(2*(n-1)*Tao)-Txor))/(K-1)

¿Qué es el reparto de carga? ¿Explicar el problema de compartir la carga al tomar muestras de datos de un autobús?

En la lógica NMOS conectada en serie, la capacitancia de entrada de cada puerta comparte la carga con la capacitancia de carga por lo que los niveles lógicos difieren drásticamente de los deseados. Para eliminar esto, la capacitancia de carga debe ser muy alta en comparación con la capacitancia de entrada de las puertas (aproximadamente 10 veces).

Let Others Know
Facebook
Twitter
Reddit
LinkedIn
Email
WhatsApp
Copied!