Verzögerung von 1-Bit-Propagate-Gates Lösung

SCHRITT 0: Zusammenfassung vor der Berechnung
Gebrauchte Formel
Gesamtausbreitungsverzögerung = Kritische Pfadverzögerung-((Gates auf kritischem Weg-1)*Verzögerung des UND-ODER-Gatters+XOR-Gate-Verzögerung)
tpd = Tdelay-((Ngates-1)*tAO+tXOR)
Diese formel verwendet 5 Variablen
Verwendete Variablen
Gesamtausbreitungsverzögerung - (Gemessen in Zweite) - Die gesamte Ausbreitungsverzögerung bezieht sich typischerweise auf die Anstiegszeit oder Abfallzeit in Logikgattern. Dies ist die Zeit, die ein Logikgatter benötigt, um seinen Ausgangszustand basierend auf einer Änderung des Eingangszustands zu ändern.
Kritische Pfadverzögerung - (Gemessen in Zweite) - Die kritische Pfadverzögerung ist die Summe der Verzögerungen des Schiebers, des bedingten Komplementierers (für die Subtraktion), des Addierers und des Registers.
Gates auf kritischem Weg - Gatter auf kritischem Pfad sind definiert als die Gesamtzahl der Logikgatter, die während einer Zykluszeit im CMOS benötigt werden.
Verzögerung des UND-ODER-Gatters - (Gemessen in Zweite) - Die Verzögerung des UND-ODER-Gatters in der grauen Zelle ist definiert als die Verzögerung der Rechenzeit im UND/ODER-Gatter, wenn die Logik durch dieses hindurchgeleitet wird.
XOR-Gate-Verzögerung - (Gemessen in Zweite) - Die XOR-Gatterverzögerung ist definiert als die Verzögerung von 2, die XOR-Gatter haben, da sie eigentlich aus einer Kombination von UND- und ODER-Verknüpfungen bestehen.
SCHRITT 1: Konvertieren Sie die Eingänge in die Basiseinheit
Kritische Pfadverzögerung: 300 Nanosekunde --> 3E-07 Zweite (Überprüfen sie die konvertierung ​hier)
Gates auf kritischem Weg: 10 --> Keine Konvertierung erforderlich
Verzögerung des UND-ODER-Gatters: 21.9 Nanosekunde --> 2.19E-08 Zweite (Überprüfen sie die konvertierung ​hier)
XOR-Gate-Verzögerung: 32 Nanosekunde --> 3.2E-08 Zweite (Überprüfen sie die konvertierung ​hier)
SCHRITT 2: Formel auswerten
Eingabewerte in Formel ersetzen
tpd = Tdelay-((Ngates-1)*tAO+tXOR) --> 3E-07-((10-1)*2.19E-08+3.2E-08)
Auswerten ... ...
tpd = 7.09E-08
SCHRITT 3: Konvertieren Sie das Ergebnis in die Ausgabeeinheit
7.09E-08 Zweite -->70.9 Nanosekunde (Überprüfen sie die konvertierung ​hier)
ENDGÜLTIGE ANTWORT
70.9 Nanosekunde <-- Gesamtausbreitungsverzögerung
(Berechnung in 00.020 sekunden abgeschlossen)

Credits

Creator Image
Erstellt von Shobhit Dimri
Bipin Tripathi Kumaon Institut für Technologie (BTKIT), Dwarahat
Shobhit Dimri hat diesen Rechner und 900+ weitere Rechner erstellt!
Verifier Image
Geprüft von Urvi Rathod
Vishwakarma Government Engineering College (VGEC), Ahmedabad
Urvi Rathod hat diesen Rechner und 1900+ weitere Rechner verifiziert!

CMOS-Verzögerungseigenschaften Taschenrechner

Normalisierte Verzögerung
​ LaTeX ​ Gehen Normalisierte Verzögerung = Gesamtausbreitungsverzögerung/Ausbreitungsverzögerungskapazität
Edge-Rate
​ LaTeX ​ Gehen Kantenrate = (Aufstiegszeit+Abfallzeit)/2
Aufstiegszeit
​ LaTeX ​ Gehen Aufstiegszeit = 2*Kantenrate-Abfallzeit
Abfallzeit
​ LaTeX ​ Gehen Abfallzeit = 2*Kantenrate-Aufstiegszeit

Verzögerung von 1-Bit-Propagate-Gates Formel

​LaTeX ​Gehen
Gesamtausbreitungsverzögerung = Kritische Pfadverzögerung-((Gates auf kritischem Weg-1)*Verzögerung des UND-ODER-Gatters+XOR-Gate-Verzögerung)
tpd = Tdelay-((Ngates-1)*tAO+tXOR)

Erklären Sie die PG-Carry-Ripple-Addition

PG Carry-Ripple Addition, auch bekannt als Propagate-Generate (PG) Carry-Ripple Addition, ist eine Methode zur Durchführung einer binären Addition unter Verwendung mehrerer in einer Kaskade verbundener Volladdierer, wobei jeder Volladdierer zwei Eingänge hat, A und B, und a Carry-In (Cin) und erzeugt eine Summe (S) und einen Carry-Out (Cout).

Let Others Know
Facebook
Twitter
Reddit
LinkedIn
Email
WhatsApp
Copied!