CS अॅम्प्लीफायरचे स्त्रोत-डिजनरेट केलेले लाभ-बँडविड्थ उत्पादन उपाय

चरण 0: पूर्व-गणन सारांश
फॉर्म्युला वापरले जाते
स्त्रोत डिजनरेटेड गेन बँडविड्थ उत्पादन = 1/(2*pi*गेट टू ड्रेन कॅपेसिटन्स*सिग्नल प्रतिकार)
BWsd = 1/(2*pi*Cgd*Rsig)
हे सूत्र 1 स्थिर, 3 व्हेरिएबल्स वापरते
सतत वापरलेले
pi - आर्किमिडीजचा स्थिरांक मूल्य घेतले म्हणून 3.14159265358979323846264338327950288
व्हेरिएबल्स वापरलेले
स्त्रोत डिजनरेटेड गेन बँडविड्थ उत्पादन - (मध्ये मोजली हर्ट्झ) - स्त्रोत डीजनरेटेड गेन बँडविड्थ उत्पादन हे वारंवारतेचे प्रतिनिधित्व करते ज्यावर स्त्रोताच्या क्षीणतेमुळे अॅम्प्लिफायरचा फायदा कमी होतो.
गेट टू ड्रेन कॅपेसिटन्स - (मध्ये मोजली फॅरड) - गेट टू ड्रेन कॅपेसिटन्सची व्याख्या MOSFET च्या जंक्शनच्या गेट आणि ड्रेन दरम्यान आढळणारी कॅपेसिटन्स म्हणून केली जाते.
सिग्नल प्रतिकार - (मध्ये मोजली ओहम) - सिग्नल रेझिस्टन्स हा रेझिस्टन्स आहे जो सिग्नल व्होल्टेज सोर्स विरुद्ध अॅम्प्लीफायरला दिला जातो.
चरण 1: इनपुट ला बेस युनिटमध्ये रूपांतरित करा
गेट टू ड्रेन कॅपेसिटन्स: 1.345 मायक्रोफरॅड --> 1.345E-06 फॅरड (रूपांतरण तपासा ​येथे)
सिग्नल प्रतिकार: 1.25 किलोहम --> 1250 ओहम (रूपांतरण तपासा ​येथे)
चरण 2: फॉर्म्युलाचे मूल्यांकन करा
फॉर्म्युलामध्ये इनपुट व्हॅल्यूजची स्थापना करणे
BWsd = 1/(2*pi*Cgd*Rsig) --> 1/(2*pi*1.345E-06*1250)
मूल्यांकन करत आहे ... ...
BWsd = 94.6646501661831
चरण 3: निकाल आउटपुटच्या युनिटमध्ये रूपांतरित करा
94.6646501661831 हर्ट्झ --> कोणतेही रूपांतरण आवश्यक नाही
अंतिम उत्तर
94.6646501661831 94.66465 हर्ट्झ <-- स्त्रोत डिजनरेटेड गेन बँडविड्थ उत्पादन
(गणना 00.020 सेकंदात पूर्ण झाली)

जमा

Creator Image
ने निर्मित पायल प्रिया
बिरसा तंत्रज्ञान तंत्रज्ञान संस्था (बिट), सिंदरी
पायल प्रिया यांनी हे कॅल्क्युलेटर आणि 600+ अधिक कॅल्क्युलेटर तयार केले आहेत!
Verifier Image
द्वारे सत्यापित अंशिका आर्य
राष्ट्रीय तंत्रज्ञान संस्था (एनआयटी), हमीरपूर
अंशिका आर्य यानी हे कॅल्क्युलेटर आणि 2500+ अधिक कॅल्क्युलेटर सत्यापित केले आहेत।

सीएस अॅम्प्लीफायरचा प्रतिसाद कॅल्क्युलेटर

सीएस अॅम्प्लीफायरचे आउटपुट व्होल्टेज
​ जा आउटपुट व्होल्टेज = Transconductance*गेट टू सोर्स व्होल्टेज*लोड प्रतिकार
CS अॅम्प्लीफायरचे समतुल्य सिग्नल प्रतिरोध
​ जा अंतर्गत लहान सिग्नल प्रतिकार = 1/((1/सिग्नल प्रतिकार+1/आउटपुट प्रतिकार))
सीएस अॅम्प्लीफायरच्या शून्य प्रसारणाची वारंवारता
​ जा ट्रान्समिशन वारंवारता = 1/(बायपास कॅपेसिटर*सिग्नल प्रतिकार)
CS अॅम्प्लिफायरचा मिडबँड गेन
​ जा मिड बँड गेन = आउटपुट व्होल्टेज/लहान सिग्नल व्होल्टेज

CS अॅम्प्लीफायरचे स्त्रोत-डिजनरेट केलेले लाभ-बँडविड्थ उत्पादन सुत्र

स्त्रोत डिजनरेटेड गेन बँडविड्थ उत्पादन = 1/(2*pi*गेट टू ड्रेन कॅपेसिटन्स*सिग्नल प्रतिकार)
BWsd = 1/(2*pi*Cgd*Rsig)

वाईडबँड वर्धक म्हणजे काय? स्त्रोत अध: पतन म्हणजे काय?

इंटिग्रेटेड सर्किट्सला वीज पुरवण्यासाठी वाइडबँड एम्पलीफायरचा वापर केला जाईल, ऑपरेशनल एम्पलीफायर्सना त्यांच्या आउटपुटवर भार असेल. लोड प्रतिरोध वाढत असताना, ऑप-एम्पचे आउटपुट प्रतिरोध कमी प्रबल होते, विशेषत: कमी-वारंवारतेच्या श्रेणीत. स्त्रोत डीजनरेशन आउटपुट प्रतिबाधा वाढवते परंतु वापरण्यायोग्य आउटपुट स्विंग कमी करते.

Let Others Know
Facebook
Twitter
Reddit
LinkedIn
Email
WhatsApp
Copied!